# Logika cyfrowa

Wykład 8: Układy sekwencyjne w SystemVerilogu

Marek Materzok

21 kwietnia 2021

Abstrakcje sekwencyjne

#### Terminologia

- Układy bez stanu nazywamy kombinacyjnymi.
- Układy ze stanem nazywamy **sekwencyjnymi**.
- Układy bez wspólnego zegara nazywamy asynchronicznymi.
- Układy ze wspólnym zegarem nazywamy synchronicznymi.

Powyżej "wspólny zegar" oznacza: jeden sygnał zegarowy wyzwalający wszystkie przerzutniki w układzie.

## Dlaczego abstrakcje sekwencyjne?

Elementy stanowe symulowane na poziomie bramek są kłopotliwe:

- Konieczność przestrzegania czasów ustalania i podtrzymania
- Ryzyko wystąpienia oscylacji w symulatorze
- Nieefektywna symulacja
- Niemożliwa poprawna synteza na FPGA

Rozwiązanie: podniesienie poziomu abstrakcji (!)

<sup>\*</sup> jeśli macie déjà vu z piątego wykładu to dobrze

## Abstrakcyjne elementy stanowe

Abstrakcyjny przerzutnik jest "magiczny":

- ma zerowy czas propagacji (w DigitalJS może być niezerowy)
- ma zerowy czas ustalania, podtrzymania, powrotu, odwołania
- nie ma stanów metastabilnych

Narzędzie do syntezy rozwiązuje problemy realnych przerzutników ...jeśli mu pozwolimy, przestrzegając pewnych reguł

## Specyfikowanie elementów stanowych

- Specyfikacja proceduralna za pomocą *kodu*
- Nowe rodzaje bloków always:
  - always\_latch wyzwalanie poziomem
  - always\_ff wyzwalanie zboczem (preferowane!)
- Modelowanie stanu za pomocą zmiennych
- Poprawne użycie ma inne ograniczenia niż always\_comb

#### Specyfikowanie elementów stanowych

- Specyfikacja proceduralna za pomocą kodu
- Nowe rodzaje bloków always:
  - always\_latch wyzwalanie poziomem
  - always\_ff wyzwalanie zboczem (preferowane!)
- Modelowanie stanu za pomocą zmiennych
- Poprawne użycie ma inne ograniczenia niż always\_comb

PUŁAPKA: nieprawidłowy kod może nie być odrzucony w syntezie, lecz wygenerować układ o niespodziewanym zachowaniu!

Może też zsyntezować się do pożądanego układu, ale źle symulować się w symulatorach wysokiego poziomu (np. Icarus Verilog)!

#### Zatrzask

```
module d_latch(output logic q, input d, en);
    always_latch
    if (en) q = d;
endmodule
```

Uwaga: standard IEEE 1800 wymaga, aby porty wyjściowe, do których przypisuje się w blokach always, miały oznaczony typ (np. logic). Yosys to ignoruje, inne narzędzia mogą zwracać błąd.

## Asynchroniczny przerzutnik SR

```
module sr_latch(output logic q, input s, r);
    always_latch begin
        if (s) q = 1;
        if (r) q = 0;
    end
endmodule
```

**Uwaga:** w DigitalJS nie symuluje się zgodnie z intencją ze względu na symulowane opóźnienia kombinacyjne!

## Przerzutnik SR wyzwalany poziomem

```
module gated_sr_latch(output logic q, input s, r, en);
   always_latch if(en) begin
        if (s) q = 1;
        if (r) q = 0;
    end
endmodule
```

**Uwaga:** w DigitalJS nie symuluje się zgodnie z intencją ze względu na symulowane opóźnienia kombinacyjne!

## Przerzutniki wyzwalane poziomem – uwagi

- Używać always\_latch do zaznaczenia intencji modelowania przerzutników wyzwalanych poziomem
- Przerzutniki wyzwalane poziomem nie mają wsparcia sprzętowego na wielu FPGA!
- Układy wyzwalane poziomem sa narażone na trudne problemy związane z opóźnieniami w układzie – unikać!
- Używać tylko w uzasadnionych sytuacjach!

# Przerzutnik D wyzwalany zboczem

```
\label{eq:module_def} \begin{array}{lll} \text{module dff(output logic q, input d, clk);} \\ & \text{always\_ff @(posedge clk)} \\ & \text{q <= d;} \\ & \text{endmodule} \end{array}
```

#### Przerzutnik T

```
module tff(output logic q, input t, clk);
    always_ff @(posedge clk)
          q <= q ^ t;
endmodule</pre>
```

#### Przerzutnik T z resetem synchronicznym

```
module tff(output logic q, input t, clk, nrst);
    always_ff @(posedge clk)
        if (!nrst) q <= 0;
        else q <= q ^ t;
endmodule</pre>
```

#### Przerzutnik T z resetem asynchronicznym

```
module tff(output logic q, input t, clk, nrst);
    always_ff @(posedge clk, negedge nrst)
        if (!nrst) q <= 0;
        else q <= q ^ t;
endmodule</pre>
```

#### Bloki always\_ff, instrukcja oczekiwania

- Blok always\_ff używa się do zaznaczenia intencji modelowania przerzutników wyzwalanych zboczem.
- Instrukcja @() oznacza uzależnienie wykonania operacji od wystąpienia zdarzenia:
  - zmiany stanu sygnału: s
  - zbocza narastającego: posedge s
  - zbocza opadającego: negedge s
- Typowo wykrywa się zbocze zegara i resetu asynchronicznego.
   Wykrywanie zboczy innych sygnałów lubi prowadzić do problemów związanych z opóźnieniami, glitchami itp. unikać!

# Przypisanie blokujące a nieblokujące

#### Przypisanie blokujące (=):

- oblicza wyrażenie po prawej i przypisuje je od razu
- zastosowanie: logika kombinacyjna (always\_comb), zatrzaski (always\_latch), zmienne tymczasowe

#### Przypisanie nieblokujące (<=):

- oblicza wyrażenie po prawej, ale przypisanie wartości jest **odroczone** do kolejnej "chwili czasu"
- przypisania nieblokujące są (w pewnym sensie) współbieżne
- zastosowanie: przerzutniki wyzwalane zboczem (always\_ff), logika synchroniczna

## Przypisanie blokujące a nieblokujące – przykład

Przypisanie blokujące – obydwa sygnały zyskują wartość b:

```
a = b; // teraz a == b
b = a; // nic nie zmienia
```

Przypisanie nieblokujące – wartości sygnałów zamieniają się miejscami:

```
a <= b; // w 'a' będzie 'b'
b <= a; // w 'b' będzie 'a'
```

# Nieprawidłowe użycie przypisania blokującego

```
module two_dff(output logic q1, q2, input d, clk);
    always_ff @(posedge clk) q1 = d:
    always_ff @(posedge clk) q2 = q1;
endmodule
Jest możliwe, że g2 zaktualizuje się do d w jednym cyklu! (w symulacji wysokiego
poziomu, bez syntezy)
Poprawnie:
module two_dff(output logic q1, q2, input d, clk);
    always_ff @(posedge clk) q1 <= d;
    always ff @(posedge clk) q2 <= q1;
endmodule
```

RTL - Register Transfer Level

#### Układy synchroniczne

- Elementy stanowe: tylko przerzutniki wyzwalane zboczem
- Wszystkie przerzutniki wyzwalane jednym zegarem
- Przerzutniki połączone ze sobą, wejściami i wyjściami przez układy kombinacyjne



## Dlaczego układy synchroniczne?

#### Cechy układów synchronicznych:

- Prosty model czasu: czas dyskretny
  - Chwile czasu liczone zboczami zegara
  - Stan w chwili n + 1 zależy tylko od stanu w chwili n oraz wejść
- Odporność na glitche
  - Okres zegara > ścieżka krytyczna + czas ustalania
  - Zmiany sygnału pomiędzy zboczami zegara ignorowane



Obecnie praktycznie każdy większy układ cyfrowy jest układem synchronicznym!

#### Kod RTL – Register Transfer Level

- Styl specyfikacji sprzętu mechanicznie, jednoznacznie syntezowalny do schematu
- Logika kombinacyjna:
  - wyrażenia
  - bloki przypisania ciągłego assign
  - bloki always\_comb wyzwalane poziomem
  - tylko przypisania blokujące =
  - przypisanie każdej przypisywanej zmiennej w każdej ścieżce kodu
- Logika sekwencyjna synchroniczna:
  - bloki always\_ff wyzwalane zboczem zegarowym (i resetu)
  - reset asynchroniczny: if na początku bloku
  - tylko przypisania nieblokujące <=

## Uwaga!

- Przypominam: pisanie kodu proceduralnego wygląda jak programowanie, ale nim NIE JEST.
- Każdy blok always\_ff opisuje osobny obwód sekwencyjny.
- Każda zmienna przypisywana nieblokująco <= w bloku always\_ff reprezentuje rejestr.
- Należy unikać pokusy opisywania całego układu jednym blokiem kodu!
- Należy wybierać użyty rodzaj bloku (assign, always\_comb, always\_ff) w zależności od potrzeb.
- Blok always\_ff oblicza nowy stan z poprzedniego.
- Należy stosować jak najmniej stanu!

\_\_\_\_

Przykłady układów

synchronicznych w SystemVerilogu

## Przykład: rejestr z resetem asynchronicznym

```
module reg16(
    output logic [15:0] q,
    input [15:0] d,
    input clk, nrst
);
    always_ff @(posedge clk, negedge nrst)
        if (!nrst) q <= 0;
        else q <= d;
endmodule
```

#### Przykład: rejestr z wejściem enable

```
module reg16_en(
    output logic [15:0] q,
    input [15:0] d,
    input clk, nrst, en
);
    always_ff @(posedge clk, negedge nrst)
        if (!nrst) q <= 0;
        else if (en) q <= d;
endmodule
```

## Przykład: rejestr z multiplekserem

```
module muxreg16(
    output logic [15:0] q,
    input [15:0] d0, d1,
    input clk, sel
);
    always_ff @(posedge clk)
        if (sel) q <= d1;
        else q \ll d0;
endmodule
```

# Przykład: rejestr z multiplekserem, dwoma blokami

```
module muxreg16(
    output [15:0] q,
    input [15:0] d0, d1,
    input clk, sel
    logic [15:0] d;
    assign d = sel ? d1 : d0;
    always_ff @(posedge clk)
        q \le d;
endmodule
```

#### Przykład: rejestr przesuwny

```
module shift4(
    output logic [15:0] q,
    input i, clk, en
);
    always_ff @(posedge clk)
        if (en) q <= {i, q[15:1]};
endmodule</pre>
```

#### Przykład: licznik

```
module upcount(
    output logic [3:0] q,
    input clk, nrst, en
);
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else if (en) q <= q + 4'd1;
endmodule</pre>
```

## Przykład: licznik z ładowaniem równoległym

```
module upcount_load(
    output logic [3:0] q,
    input [3:0] i,
    input clk, nrst, en, load
);
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else if (load) q <= i;
        else if (en) q \le q + 4'd1;
endmodule
```

## Przykład: licznik z ładowaniem równoległym

```
module upcount_load(
    output logic [3:0] q,
    input [3:0] i,
    input clk, nrst, en, load
);
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else if (load) q <= i;
        else if (en) q \le q + 4'd1;
endmodule
```

## Przykład: licznik z ładowaniem równoległym, wersja 2

```
module upcount_load(
    output logic [3:0] q,
    input [3:0] i,
    input clk, nrst, en, load
);
    logic [3:0] d;
    assign d = load ? i : q + 4'd1;
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else if (load || en) q <= d;
endmodule
```

## Przykład: licznik z ładowaniem równoległym, wersja 3

```
module upcount_load(
    output logic [3:0] q,
    input [3:0] i,
    input clk, nrst, en, load
);
    logic [3:0] d;
    assign d = load ? i : en ? q + 4'd1 : q;
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else q <= d;
endmodule
```

# BŁĘDNY przykład: licznik kodów Graya

```
module bad_gray_counter(
    output logic [3:0] o,
    input clk, nrst
);
    logic [3:0] q;
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else begin
            q \le q + 4'd1;
            o \le q ^ (q >> 1);
        end
endmodule
```



#### BŁĘDNY przykład, wersja 2: licznik kodów Graya

```
module bad2_gray_counter(
    output logic [3:0] o,
    input clk, nrst
);
    logic [3:0] q;
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q = 0;
        else begin
            q = q + 4'd1;
            o = q ^ (q >> 1);
        end
endmodule
```



#### Przykład: licznik kodów Graya

```
module gray_counter(
    output [3:0] o,
    input clk, nrst
);
    logic [3:0] q;
    always_ff @(posedge clk or negedge nrst)
        if (!nrst) q <= 0;
        else q \le q + 4'd1;
    assign o = q ^ (q >> 1);
endmodule
```

#### Porównanie – licznik kodów Graya

```
module compare_counters(
   output [3:0] o1, o2, o3,
   input clk, nrst
);
   gray_counter      c1(o1, clk, nrst);
   bad_gray_counter     c2(o2, clk, nrst);
   bad2_gray_counter     c3(o3, clk, nrst);
endmodule
```

#### Co poszło nie tak?

Schemat licznika kodów Graya:



- Układ kombinacyjny liczący kod Graya podłączony do wyjścia.
- Zmienne przypisywane w always\_ff odpowiadają wyjściom przerzutników.
- Wniosek układów kombinacyjnych na wyjściu nie można wyrazić w bloku always\_ff.
- Należy użyć wtedy assign lub always\_comb.

## Użycie bloków – przewodnik



- Stan bloki always\_ff
- Układ komb. 1 bloki assign/always\_comb lub w bloku always\_ff powiązanego przerzutnika
- Układ komb. 2 bloki assign/always\_comb

# \_\_\_\_

Przykład: układ liczący silnię

#### Silnia – definicja

Silnia liczby naturalnej n – iloczyn wszystkich liczb naturalnych dodatnich nie większych niż n. Definicję można napisać w formie zwartej:

$$n! = \prod_{k=1}^{n} k$$

Albo w formie zależności rekurencyjnej:

$$n! = \begin{cases} 1 & \text{gdy } n = 0 \\ n \cdot (n-1)! & \text{w p.w.} \end{cases}$$

## Układ liczący silnię – możliwe podejścia

- Układ kombinacyjny
  - Minus: układ szybko rośnie z maksymalnym akceptowanym n
  - Minus: długa ścieżka krytyczna
  - Plus: przekształca wprost wartość wyjściową w wynik

#### Układ liczący silnię – możliwe podejścia

- Układ kombinacyjny
  - Minus: układ szybko rośnie z maksymalnym akceptowanym *n*
  - Minus: długa ścieżka krytyczna
  - Plus: przekształca wprost wartość wyjściową w wynik
- Układ sekwencyjny
  - Plus: rozmiar układu zależny od liczby bitów obliczanych wartości
  - Plus: ogólna konstrukcja układu niezależna od rozmiarów wejść i wyjść
  - Minus: konieczność istnienia dodatkowych sygnałów sterujących

#### Układ liczący silnię – wejścia i wyjścia

Potrzebna jest metoda wprowadzania i wyprowadzania danych:

- Wejście n liczba n w kodzie binarnym
- Wyjście s liczba n! w kodzie binarnym

Przyjmijmy wejście 4-bitowe. Wartość 15! zmieści się w 41 bitach.

#### Układ liczący silnię – wejścia i wyjścia

Potrzebna jest metoda wprowadzania i wyprowadzania danych:

- Wejście n liczba n w kodzie binarnym
- Wyjście s liczba n! w kodzie binarnym

Przyjmijmy wejście 4-bitowe. Wartość 15! zmieści się w 41 bitach.

Potrzeba również kilku 1-bitowych sygnałów sterujących:

- Wejście zegarowe clk wyzwala kolejne mnożenia
- Wejście startu ini rozpoczyna obliczenia
- Wyjście statusu fin sygnalizuje koniec obliczeń

#### Układ liczący silnię – stan

Jakich rejestrów potrzebujemy?

- Akumulator 41-bitowy acc przechowuje wartość pośrednią i wynik końcowy
- Licznik 4-bitowy cnt odlicza wartości do wymnożenia

#### Układ liczący silnię – stan

Jakich rejestrów potrzebujemy?

- Akumulator 41-bitowy acc przechowuje wartość pośrednią i wynik końcowy
- Licznik 4-bitowy cnt odlicza wartości do wymnożenia

Czy potrzeba innych rejestrów?

#### Układ liczący silnię – stan

#### Jakich rejestrów potrzebujemy?

- Akumulator 41-bitowy acc przechowuje wartość pośrednią i wynik końcowy
- Licznik 4-bitowy cnt odlicza wartości do wymnożenia

Czy potrzeba innych rejestrów?

#### Nie:

- Licznik może odliczać od n do 1 (lub 0) nie trzeba pamiętać n
- Koniec obliczeń gdy licznik 1 lub 0 wyjście fin można generować kombinacyjnie

Jak wartości rejestrów w chwili t zależą od wartości w chwili t-1?

Jak wartości rejestrów w chwili t zależą od wartości w chwili t-1?

Kiedy  $ini_{t-1} = 1$ :

- $acc_t \leftarrow 1$
- $\bullet \ \mathtt{cnt}_t \leftarrow \mathtt{n}_{t-1}$

Jak wartości rejestrów w chwili t zależą od wartości w chwili t-1?

Kiedy  $ini_{t-1} = 1$ :

- $acc_t \leftarrow 1$
- $cnt_t \leftarrow n_{t-1}$

Kiedy  $ini_{t-1} = 0$  i  $cnt_{t-1} > 1$ :

- $acc_t \leftarrow acc_{t-1} \cdot cnt_{t-1}$
- $\operatorname{cnt}_t \leftarrow \operatorname{cnt}_{t-1} 1$

Jak wartości rejestrów w chwili t zależą od wartości w chwili t-1?

Kiedy  $ini_{t-1} = 1$ :

- $acc_t \leftarrow 1$
- $cnt_t \leftarrow n_{t-1}$

Kiedy  $ini_{t-1} = 0$  i  $cnt_{t-1} > 1$ :

- $acc_t \leftarrow acc_{t-1} \cdot cnt_{t-1}$
- $\operatorname{cnt}_t \leftarrow \operatorname{cnt}_{t-1} 1$

W przeciwnym wypadku wartości rejestrów nie zmieniają się.

Jak wartości rejestrów w chwili t zależą od wartości w chwili t-1?

Kiedy ini = 1:

- acc ← 1
- $cnt \leftarrow n$

Kiedy ini = 0 i cnt > 1:

- acc ← acc · cnt
- $cnt \leftarrow cnt 1$

W przeciwnym wypadku wartości rejestrów nie zmieniają się.

# Układ liczący silnię – schemat



#### Układ liczący silnię – SystemVerilog, wersja 1

```
module silnia(
                                         assign newacc =
  input [3:0] n,
                                           ini ? 41'b1 :
  input ini, clk,
                                           cmp ? acc * cnt : acc;
  output [40:0] s,
                                         assign newcnt =
  output fin
                                           ini ? n :
                                           cmp ? cnt - 4'b1: cnt;
  logic cmp;
                                         always_ff @(posedge clk)
  logic [40:0] acc, newacc;
                                           acc <= newacc;</pre>
  logic [3:0] cnt, newcnt;
                                         always ff @(posedge clk)
  assign cmp = cnt > 4'b1;
                                           cnt <= newcnt:</pre>
  assign fin = !cmp;
                                       endmodule
  assign s = acc;
```

#### Układ liczący silnię – SystemVerilog, wersja 2

```
module silnia(
                                        always_ff @(posedge clk)
  input [3:0] n,
                                          if (ini) begin
  input ini, clk,
                                            acc \le 41'b1:
  output [40:0] s,
                                            cnt \ll n;
  output fin
                                          end else if (cmp) begin
                                            acc <= acc * cnt:
  logic cmp;
                                            cnt <= cnt - 4'b1:
  logic [40:0] acc;
                                          end
  logic [3:0] cnt;
                                      endmodule
  assign cmp = cnt > 4'b1;
  assign fin = !cmp;
  assign s = acc;
```